并行地并行(PIPO)移位寄存器

并行地并行(PIPO)移位寄存器是其中数据加载以及数据检索过程的存储设备类型在并行模式中发生。图1显示了能够存储n位输入数据字(数据中)的PIPO寄存器。这里每个触发器都存储出现在出现的数据中的单独位(FF1商店B.1出现在D.1;FF.2商店B.2出现在D.2... FF.N商店B.N出现在D.N)在第一时钟脉冲的瞬间。此外,在同一时刻,该位存储在每个单独的位置拖鞋也出现在各自的输出引脚(Q1= D.1;问:2= D.2......问:N= B.N)。这表示数据存储以及数据恢复都发生在PIPO寄存器中的单个(并且在同一)时钟脉冲处。

并行输出寄存器的n位并联
然而,人必须注意,图1中所示的PIPO寄存器不能转换数据位。为了将图1的Pipo寄存器转换为PIPO移位寄存器,必须通过添加组合电路和控制线来修改其电路 如图2所示。

n位并行右移移位寄存器并行

如果是的话 线路变低,一个2所有组合电路的栅极都活跃而a1盖茨变得不活跃。
因此,显示为栅极A的输入数据字(数据中)的比特2被传递了或门进一步加载/存储到时钟的第一前缘的外观的相应触发器中的输出(除了bit b之外1直接存储到ff中1在第一个时钟滴答)。这表示输入数据字的所有位存储到同一时钟滴答处的寄存器组件中。同时,这些位也出现在相应触发器的输出引脚处,从而在同一时钟滴答处产生并行输出数据字。

进一步 线条是高,a1所有组合电路的栅极都能实现2盖茨禁用了。这使得每个触发器的输出位出现在驱动非常下一个触发器的门的输出端(最后的触发器ff除外)N)即ff的输出位1(Q.1)出现为输出或门1(O.1)连接到d2;问:2= O的输出2= D.3.等等。在此阶段,如果出现时钟脉冲的上升沿,则Q1出现在Q.2,问:2出现在Q.3.,...和qN-1出现在Q.N。这一切都不是以一位存储在寄存器内的数据的右转。表I和图3进一步强调了这项工作。
右移Pipo移位寄存器中的数据移动
n位右移Pipo移位寄存器的输出波形
类似于右移Pipo移位寄存器,也可以存在左移Pipo移位寄存器,如图4所示。然而,工作模式保持不变。
n位并联左移移位寄存器并行

想要更多的电气知识?
在下面输入您的电子邮件,以获得关于电气和电子工程的免费信息文章

关于电气4Umabetx官网.

mabetx官网电气4U致力于教学和分享与电气和电子工程有关的所有内容。

发表评论